• Treffer 13 von 643
Zurück zur Trefferliste

Use of decoupling cells for mitigation of SET effects in CMOS combinational gates

  • This paper investigates the applicability of CMOS decoupling cells for mitigating the Single Event Transient (SET) effects in standard combinational gates. The concept is based on the insertion of two decoupling cells between the gate's output and the power/ground terminals. To verify the proposed hardening approach, extensive SPICE simulations have been performed with standard combinational cells designed in IHP's 130 nm bulk CMOS technology. Obtained simulation results have shown that the insertion of decoupling cells results in the increase of the gate's critical charge, thus reducing the gate's soft error rate (SER). Moreover, the decoupling cells facilitate the suppression of SET pulses propagating through the gate. It has been shown that the decoupling cells may be a competitive alternative to gate upsizing and gate duplication for hardening the gates with lower critical charge and multiple (3 or 4) inputs, as well as for filtering the short SET pulses induced by low-LET particles.

Metadaten exportieren

Weitere Dienste

Suche bei Google Scholar Statistik - Anzahl der Zugriffe auf das Dokument
Metadaten
Verfasserangaben:Marko AndjelkovicORCiDGND, Milan Babic, Yuanqing Li, Oliver SchrapeORCiDGND, Miloš KrstićORCiDGND, Rolf Kraemer
DOI:https://doi.org/10.1109/ICECS.2018.8617996
ISBN:978-1-5386-9562-3
Titel des übergeordneten Werks (Englisch):2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS)
Verlag:IEEE
Verlagsort:New York
Publikationstyp:Sonstiges
Sprache:Englisch
Datum der Erstveröffentlichung:21.01.2019
Erscheinungsjahr:2019
Datum der Freischaltung:28.02.2022
Freies Schlagwort / Tag:CMOS technology; SET effects; combinational logic; decoupling cells; radiation hardening
Seitenanzahl:4
Erste Seite:361
Letzte Seite:364
Fördernde Institution:German Research Foundation DFGGerman Research Foundation (DFG) [KR 3576/29-1]
Organisationseinheiten:Digital Engineering Fakultät / Hasso-Plattner-Institut für Digital Engineering GmbH
DDC-Klassifikation:0 Informatik, Informationswissenschaft, allgemeine Werke / 00 Informatik, Wissen, Systeme / 000 Informatik, Informationswissenschaft, allgemeine Werke
Peer Review:Referiert
Verstanden ✔
Diese Webseite verwendet technisch erforderliche Session-Cookies. Durch die weitere Nutzung der Webseite stimmen Sie diesem zu. Unsere Datenschutzerklärung finden Sie hier.